雷实验套件30套,其中包含: 1、A+D Lab 口袋仪器平台(30个) *A+D Lab(内置口袋虚拟仪器)(1 套):含标准创新面包板模块1块;多功能工具盒1 个;BNC 转探针线缆4 根;电源端子连接线5根(红X2,蓝X2, 黑X1);USB 电脑连接线(A to B);雷实验软件及云服务(内置仿真软件TINA,兼容Multisim,Vivado), *A+D Lab 指标要求: (1)十种仪器:“示波器”、“信号源”、“程控可调电源”、”逻辑分析仪”、“电压表”、“数字模版信号生成器”、“静态数字I/O”、“网络分析仪”、“频谱分析仪”、”基于脚本的程控仪器”。 (2)双通道示波器可作为数据采集通道使用支持连续采集,提供数据采集API 函数。 (3)支持教育部在线教育研究中心智慧教学平台”雨课堂”微信数据推送及云数据存储, 微信端到端通信。 (4)带有+/-15V 至少100mA 驱动能力的固定电压轨电源。 (5)支持Multisim 电路原理图编辑对数电FPGA 对象的直接部署(USB-JTAG 端口,支持FPGA 编程和通信)。 (6)支持Verilog HDL 开发环境对数电FPGA 对象直接部署(逻辑单元超过33,280 个逻辑单元,支持FPGA 编程和通信)。 (7)带有开放面包板实践区域。 (8)示波器差分输入双通道,14 位ADC,实时采样率等于100MSPS。 (9)模拟输入带宽30M。 (10)支持200KSPS 不间断数据采集存盘功能,并带有相应API。 (11)带有高级触发模式(边沿,脉冲,信号过渡类型,迟滞等)。 (12)输入量程范围每通道为+/-25V(差分为+/-50V),含+/-50V保护。 (13)带有可选的通道采样模式(平均,抽值,最大值/最小值)。 (14)实时FFT,XY 轴绘图,直方图及其他函数可选。 (15)支持所有通道上的光标高级数据测量功能。 (16)信号源输出双通道,14 位DAC,100MSPS 实时更新率。 (17)信号源达到12MHz 模拟带宽。 (18)标准波形快速配置(正弦波,三角波,锯齿波等)。 (19)扫频,包络,调幅(AM),调频(FM)快速配置。 (20)16 通道逻辑分析仪,实时采样率为100MSPS。 (21)LVCMOS 标准逻辑电平输入,多种触发选项(信号跳变,总线模版等)。 (22)16 通道数字模版信号生成器,更新率达到100MSPS。 (23)具有两路低电压可调电源(0 到正负5V)驱动能力达到700mA。 (24)支持扫频最高至10MHz 正弦波网络分析仪。 (25)两路独立的电压表,支持+/-25V 范围测量(+/-50V 峰峰值)。 (26)支持针对模拟输入通道的FFT 或CZT 变换并实时显示功率谱的频谱分析仪。 (27)USB 总线供电, 套件提供所有必须的连接及测量线缆,可外接电源增强输出功率。 (28)支持C、Python、LabVIEW 的SDK 软件开发包进行二次开发。 (29)支持Matlab 数据采集工具包。 (30)支持Pmod 标准传感器接口,连接标准传感器及外设模块超过40 种。 (31)提供正版安装序列号;终身免费升级。 硬件平台详细指标: 1)双通道示波器(高采样率口袋示波器) 差分输入双通道,14 位ADC, 100MSPS 实时采样率 500u V 到5V 每格, 1Mohm,24p F 输入, 30M 模拟输入带宽 输入量程范围每通道为+/-25V(差分为+/-50V),含+/-50V保护 高达16k 采样点/通道的缓冲深度 高级出发模式(边沿,脉冲,信号过渡类型,迟滞等) 触发输入/触发输出引出功能允许多个仪器之间的互联 逻辑分析仪, 波形发生器,模板信号发生器之间交互触发或外部触发 可选的通道采样模式(平均,抽值,最大值/最小值) 混合信号同屏可视化(模拟信号与数字信号在同一窗格显示,即MSO) 实时FFT,XY 轴绘图,直方图及其他函数可选 持复杂函数运算 支持所有通道上的光标高级数据测量功能 所有捕获数据均可导出为标准的数据文件格式 示波器配置参数可以被保存,导出或导入 2)双通道任意信号发生器 双通道,14 位DAC,100MSPS 实时更新率 单端波形输出,带有偏置控制,以及+/-5V 的幅值 12MHz 模拟带宽,高达16k 采样点/通道缓冲深度 标准波形快速配置(正弦波,三角波,锯齿波等) 扫频,包络,调幅(AM),调频(FM)快速配置 用户自定义任意波形生成(可通过标准文件格式,如Excel) 支持在模拟输入通道,逻辑分析仪,模版信号生成器之间交互触发,或由外部触发 3)逻辑分析仪 与模拟信号生成器,以及分立I/O 共享的16 通道逻辑分析仪 100MSPS 采样率,每个数字通道高达16k 信号跳变缓存深度 LVCMOS 标准逻辑电平输入 多种触发选项(信号跳变,总线模版等) 触发输入/触发输出允许多个仪器间互联 在模拟输入通道,逻辑分析仪,模版信号生成器之间支持交互触发,或支持外部触发 SPI, I2C,UART,并行总线解析器 所有捕获数据均可导出为标准的数据文件格式 4)数字模版信号生成器 与逻辑分析仪以及分立I/O 共享的16 通道数字模版信号生成器 100MSPS 采样率,每个数字通道高达16k 信号跳变缓存深度 算法模版生成器(不使用内存缓冲) 自定义模版编辑器,支持高达16k 次跳变的每通道缓冲深度 3.3V 输出 可从标准数据文件导入,或导出至标准数据文件 自定义信号/总线显示选项 5)数字I/O 与逻辑分析仪,模版信号生成器共用的16 个数字I/O 信号线 LVCMOS(3.3V)逻辑电平输入和输出 基于PC 的虚拟硬件I/O 设备(按钮,开关及显示)驱动物理硬件引脚 自定义显示选项 6)电源 两路经由USB 端口供电产生的可调电压轨输出 0 至+5V 及0 至-5V 可调电源输出驱动能力最高可达700m A 正负15V 电源 7)网络分析仪 支持扫频最高至10MHz 正弦波的波形发生器 波形可从1Hz 至10MHz, 阶梯数step 为5 到1000 个 可配置幅度及偏置 在每个频点均记录模拟输入响应 幅度响应及相位延时显示支持波特图显示(Bode),对数幅相图(Nichols)显示,或奈奎斯特图(Nyquist)显示 8)电压表 两路独立的电压表(与模拟输入通道共享) 包括DC/交流有效值(AC RMS)/真有效值(True RMS)在内的自定测量功能 •支持单端测量或差分测量 •支持+/-25V 范围测量(+/-50V 峰峰值) •自定增益调整功能 9)频谱分析仪 支持针对模拟输入通道的FFT 或CZT 变换并实施显示功率谱 频谱范围调整支持中心频率,频谱范围,或开始停止模式 线性或对数频率尺度 频谱峰值追踪功能,支持将峰值数据自动置于显示窗中央 纵轴支持电压峰值,电压有效值, dBV 以及dBu 显示 加窗选项,支持矩形,三角,汉宁,余弦及其他 光标及自动测量辅助功能,包括底噪,SFDR,SNR,THD 及其他 所有捕获数据均可导出为标准的数据文件格式 10)其他功能特点 USB 总线供电, 套件提供所有必须的连接及测量线缆 高速USB2.0 接口支持实时数据传输 2、定制化“模电”课程模块化实验硬件包(4个) 模拟电路实验模块一共由2块板卡组成,提供包括反向比例放大电路,加法器电路,一阶动态电路,脉冲下的RC电路,直流电桥电路,脉冲序列发生器,基尔霍夫定理实验,单一元件特性实验,一阶频率选择实验,多级放大电路实验,差分放大电路实验,有源滤波电路设计实验(MFB),有源滤波电路设计实验(VCVS),RC桥式震荡电路实验,方波/三角波转换电路等标准实验。 3、FPGA套件(30套) 1.主芯片 XC7Z020-2CLG400I 2.内存:512MB DDR3 3.SD卡、256Mb QSPI Flash 4.20余个扩展IO 5.电源、配置电路 6.USB-TYPEC配置接口;千兆以太网接口;USB-UART串口;USB-HOST接口;DVP摄像头接;HDMI视频输出接口;丰富的IO扩展接口 7.功能扩展模块:GPIO扩展模块,串行AD/DA扩展模块,OV7670摄像头扩展模块 等 8.支持基于FPGA的ETPU张量处理器IP核,可进行深度神经网络的硬件加速;ETPU为张量运算集架构实现的张量处理器,可独立完成取指令、取数据、数据预处理、数据计算等神经网络任务,并拥有存储器(DDR)和存算一体(PiM)两种体系结构; 9.提供配套的TPU SDK编译器,可将Caffe等框架训练的神经网络编译后直接用于FPGA加速部署; 10.可作为人工智能云计算加速器开发平台使用,配套提供神经网络加速器实现的实时人脸检测、车辆检测、MYolo3物体识别、自动驾驶图像分割等参考设计 4、FPGA培训(两周) 1.入门介绍 什么是FPGA?;FPGA行业现状;FPGA应用领域;FPGA发展趋势;FPGA就业前景;FPGA器件架构;FPGA开发流程 2. HDL硬件建模;数字逻辑基础;硬件建模概念;HDL语法基础;组合逻辑电路建模;时序逻辑电路建模;有限状态机;代码编写规范 3. Vivado开发工具;Vivado基本开发流程;Vivado综合与综合后的设计分析;Vivado实现与实现后的设计分析 4.HDL仿真验证 仿真工具;仿真平台搭建 TestBench仿真文件编写 5.FPGA设计调试;FPGA设计常见Bug;FPGA调试技巧;FPGA调试手段;VIO虚拟输入输出核 6. FPGA常见接口;UART接口;IIC接口;HDMI接口;音频接口;ADC/DAC ;以太网接口 7.时序约束与分析;时序分析基础知识;什么是时序;什么是时序分析;为什么要做时序分析;时序收敛与时序违规;基本时序模型;时序路径;建立时间与保持时间;时序约束;什么是时序约束;时序约束的基本原则;基线约束法则;时序约束三步走;时钟周期约束;输入输出延时约束;最终微调 8.综合实践环节;状态机;交通灯;自动售货机等案例 9. FPGA深度学习;机器学习与深度学习知识背景;主流深度学习框架、算法与模型;基于FPGA实现深度学习算法 10.FPGA神经网络;FPGA下神经网络的搭建;FPGA神经网络部署加速器;基于神经网络的FPGA智能图像处理 5、雷实验套件支持教育部在线教育研究中心智慧教学平台“雨课堂”微信数据推送及云数据存储, 微信端到端通信。具有学生随时随地采集实验数据,递交实验报告,老师随时随地收集课上课下学生数据反馈,实验报告实时评阅等功能。 |